Названы предполагаемые конфигурации графических процессоров видеокарт AMD RDNA 5 (UDNA), сообщает Wccftech со ссылкой на инсайдера, известного в Сети под псевдонимами Kepler и Kepler_L2. Ранее инсайдер уже отметился прогнозом по количеству вычислительных блоков (Compute Units, CU) у будущих видеокарт AMD, заявив о наличии 96 CU во флагманском графическом процессоре следующего поколения. Инсайдер сохраняет уверенность в своём прогнозе и на этот раз публикует больше подробностей, сопровождая их структурными схемами будущих GPU.
Источник изображения: Abdullah Abid, Unsplash (отредактировано)
По предположениям инсайдера, флагманский графический процессор AMD RDNA 5 (UDNA) состоит из 8 шейдерных движков (Shader Engine, SE) с двумя шейдерными массивами в каждом. Каждый шейдерный массив содержит 6 вычислительных блоков CU. Таким образом, в общей сложности графический процессор предлагает 96 вычислительных блоков CU. Каждый шейдерный движок SE имеет собственный блок RB (Render Backed), который подключён к центральному блоку, содержащему командный процессор (Graphics Command Processor, GCP), графический движок (Graphics Engine, GE), аппаратный планировщик (Hardware Scheduler, HWS) и кэш второго уровня. Также имеется 16 унифицированных 32-битных контроллеров памяти — 512-битный интерфейс для подключения видеопамяти. Чип может содержать до 128 МБ кэш-памяти Infinity Cache.
Источник изображения: Kepler, Wccftech
Новый модульный подход AMD, о котором рассказывалось накануне, позволит создать множество подвариантов графических процессоров, считают в Wccftech. Так, второй по списку чип предлагает 40 вычислительных блоков CU: 5 блоков CU на каждый из 8 шейдерных массивов, распределённых между 4 шейдерных движков. В графическом процессоре присутствует 6 контроллеров памяти, что позволит реализовать 192-битный интерфейс для подключения видеопамяти. Чип могут оснастить 48 МБ кэш-памяти Infinity Cache.
Источник изображения: Kepler, Wccftech
Источник изображения: Kepler, Wccftech
Графические процессоры AMD RDNA 5 (UDNA) начального уровня предлагают от 24 до 12 CU. Более производительный чип содержит 4 шейдерных массива по 6 вычислительных блоков CU в каждом, также в нём присутствует 8 контроллеров памяти, которые могут использоваться для создания 128- и 256-битного интерфейса.
Источник изображения: Kepler, Wccftech
Самый простой графический процессор AMD RDNA 5 (UDNA) содержит всего 2 шейдерных массива по 6 вычислительных блоков CU в каждом, 12 вычислительных блоков CU в сумме. Он оснащён четырьмя контроллерами памяти для 128- или 64-битного интерфейса. Два последних чипа могут оснастить 32 и 16 МБ кэш-памяти Infinity Cache соответственно. Kepler также считает, что AMD увеличит объём локального кэша на вычислительный блок (CU) со 192 до 448 КБ.
Журналисты Wccftech отмечают, что к слухам пока стоит отнестись скептически. До выхода следующего поколения видеокарт AMD ещё много времени, инсайдеры даже не могут точно сказать, перейдёт ли компания на новую унифицированную архитектуру UDNA или растянет этот процесс, задержавшись на каком-то переходном варианте RDNA.

